单片机毕业设计_电子毕业设计_做毕业设计_免费毕业设计_友好论文网

基于FPGA的恒虚警算法的研究

时间:2015-04-30 15:41来源:毕业设计网 作者:友好论文中心 点击:
一、 选题的意义 当前,雷达面临强烈的电子干扰以及各种各样的噪声和杂波干扰,在复杂背景条件下的恒虚警率(CFAR)检测一直是雷达信号处理研究的热点和难点问题。而机载雷达采用的多工作模式及其所处的复杂的地、海杂波环境使 CFAR 检测面临的困难尤为突出,由
一、选题的意义
当前,雷达面临强烈的电子干扰以及各种各样的噪声和杂波干扰,在复杂背景条件下的恒虚警率(CFAR)检测一直是雷达信号处理研究的热点和难点问题。而机载雷达采用的多工作模式及其所处的复杂的地、海杂波环境使 CFAR 检测面临的困难尤为突出,由于其参数估计困难,计算量较大,导致算法的实用性大打折扣。FPGA具有功耗低、高新能的特点,本文主要研究内容就是基于FPGA的恒虚警算法的实现。
二、基本内容及重点
熟知雷达原理及恒虚警算法,FPGA结构特点和性能,Quartos II开发环境, Verilog硬件描述语言语法。完成恒虚警算法在FPGA中的仿真。
三、预期达到的成果
  在QuartosII软件开发环境下,通过Verilog硬件描述语言在FPGA中完成对雷达回波数据的恒虚警算法,并进行仿真。
四、存在的问题及拟采取的解决措施
问题:(1) 缺少对FPGA结构的理解
      (2) 对恒虚警算法实现很难掌握
      (3) Verilog语法编程
      (4) Quartus II平台的使用
解决:(1) 查阅相关书籍文献资料或网络资料
 (2) 真理解掌握、多做尝试、向老师和同学请教。
五、进度安排
第3周~第4周 布置毕业设计任务,查找所需资料,查阅参考书。
第5周~第6周 重点熟悉和掌握FPGA、恒虚警算法,雷达原理相关内容学习,并完成分析。
第7周~第8周 重点熟悉和掌握Verilog语法应用、QuartusⅡ软件使用等相关内容。
第9周~第10周 在QuartusⅡ环境下,用verilog语言完成FPGA的恒虚警算法,并进行设计阶段的工作,完成仿真和效果图实现。
第11周~第12周  进行论文整理,并完成毕业设计论文初稿,递交指导老师审阅。
第13周~第14周  修改论文完成终稿,定稿打印并递交评阅老师进行评阅。
第15周  制作PPT,准备答辩。
六、参考文献和书目
[1] 王传新.FPGA设计基础.北京:高等教育出版
[2] 吴顺君.雷达信号处理和数据处理技术.电子工业出版社,2008
[3] 夏宇文.Verilog数字系统设计教程(第 2版)[M].北京:北京航空航天大学出版社, 2008:105-109.
[4] 薛冰.零起步Altera CPLD/FPG轻松入门与开发实例.机械工业出版社,2012.2
[5] 何友,关键.雷达自动检测与恒虚警处理.北京:清华大学出版社,1999
[6] 杨恒,卢飞成.FPGA/VHDL 快速工程实践入门与提高[M].北京:北京航空航天大学出版社,2003.4.
[7] 王诚,吴继华.范丽珍等.AlteraFPGA/CPLD 设计[M].北京:人民邮电出版社,2005,30-58.
[9] 向敬成,张明友.雷达系统[M].北京:电子工业出版社,2001.
[10]何友等.雷达自动检测与恒虚警处理[M].北京:清华大学出版社,1999.
[11]张冠杰,陈矛.基于FPGA的CFAR设计与实现高亚军[J].西安:西安电子工程研究所.2006.9.
[12] 周润景,苏良碧.基于Quartus II的数字系统Verilog HDL设计实例详解[M]电子工业出版社, 2014.1.
(责任编辑:admin)
顶一下
(0)
0%
踩一下
(0)
0%
------分隔线----------------------------
相关阅读
  • 单片机毕业设计课题 :纯整数规划模型和下料  
  • DSP视频传输系统制作  
  • 基于单片机的智能台灯的设计  
  • 基于FPGA数字日历的开发  
  • 关于本站信誉  
  • 基于单片机的指纹识别电子密码锁  
  • 电机转速测量系统  
  • 做毕业设计:RSS新闻阅读器工具包  
  • 单片机毕业设计论文题目汇总集中  
  • 基于VHDL语言的液晶显示控制模块的设计与仿  
  • 栏目列表
    推荐内容